Der Frühbucherrabatt für die von Elektor organisierte Online-Konferenz „RISC-V – Open Architecture for Embedded, AI, and Automotive“ gilt nur noch bis zum 20. März. Die ganztägige Veranstaltung (9:30 – 16:45 Uhr) findet am 15. April statt und richtet sich an Embedded-Systems-Ingenieure, Hardware-Designer, Firmware- und Software-Entwickler, Fachleute aus der Halbleiterindustrie und Wissenschaftler. Wenn Sie sich jetzt anmelden, sparen Sie 30 Euro gegenüber dem später gültigen Preis.

Jetzt Frühbucherrabatt für € 199 sichern! (Elektor-Mitglieder zahlen nur € 149) 

Offen, effizient und sicher

Mit seiner offenen, modularen und erweiterbaren Befehlssatzarchitektur (ISA) ist RISC-V zu einer ernsthaften Alternative zu etablierten Prozessorarchitekturen geworden. Die Architektur zeichnet sich durch ihre Einfachheit, Effizienz und die frei verfügbare Open-Source-Grundlage aus. Immer mehr Geräte setzen daher auf RISC-V – von KI-Anwendungen und IoT- und Embedded-Systemen bis hin zu Automotive-Technik, Cloud-Infrastrukturen und Unterhaltungselektronik. Als flexible, sichere und kostengünstige Option verändert RISC-V die Chip- und Softwarelandschaft grundlegend.

Gleichzeitig bringt diese Entwicklung neue Herausforderungen mit sich. Der Erfolg von RISC-V hängt stark von den kontinuierlichen Investitionen und der Zusammenarbeit sowohl der Community als auch der Industriepartner ab, um eine breite Akzeptanz zu erreichen. Bekannte Hindernisse sind Fragmentierung, eine Reifegradlücke im Vergleich zu etablierten Architekturen, hohe Testkosten in sicherheitskritischen Bereichen, begrenzter EDA/IP-Zugang sowie wirtschaftliche und geopolitische Unsicherheiten.

Die Konferenz geht auf viele dieser Herausforderungen ein und bietet den genannten Zielgruppen Fachwissen, Trends und Erfahrungsberichte.

Was das Programm bietet

Die Online-Konferenz bietet ein kompaktes Lernerlebnis, das sechs praxisnahe 45-minütige Vorträge mit 15-minütigen Live-Q&As kombiniert.

Durch fünf der sechs bereits bestätigten Vorträge werden die Teilnehmer
 
  • ein klares Verständnis davon gewinnen, was RISC-V eigentlich ist und wie der aktuelle Stand des Ökosystems aussieht – einschließlich einiger der am schnellsten wachsenden Regionen und technischen Gemeinschaften,
  • untersuchen, wie das Software-Ökosystem in Bereichen wie Automotive, Raumfahrt, Industrie, IoT, Rechenzentren und High Performance Computing reift,
  • praktische Einblicke in den Aufbau sicherer, zuverlässiger und leistungsstarker RISC-V-basierter Systeme durch Integration architektonischer Sicherheitsmechanismen, mikroarchitektonischer Optimierungen und fortschrittlicher Compiler-Technologie erhalten,
  • sehen, wie die Reduzierung der Bereitstellungskomplexität eine strategische Notwendigkeit ist, um vielbeschäftigte Ingenieure zu gewinnen und RISC-V von einem Nischeninteresse zu einer echten Alternative zu ARM zu machen,
  • lernen, wie man KI mit Vektoren auf RISC-V betreibt, und
  • eine klare Roadmap für die Evaluierung der RISC-V-Beschleunigung in zukünftigen Embedded- und Edge-KI-Produkten erhalten.

Die Konferenzsprecher sind Florian Wohlrab (Head of OpenHW Foundation, OpenHW Foundation), Gerard Vink (Head of R&D, TASKING), Marcos Codas (Director of Partnerships and Education, GDevelop), Ji Yong Dijkhuis (Developer, LivingLinux) und Thang Minh Tran (Founder, CEO & CTO, Simplex Micro).


Ein weiterer Vortrag wird noch koordiniert. Weitere Informationen finden Sie auf der Website der Konferenz.

Warum sollten Sie sich anmelden?

  • Zugang zu 6 Expertenvorträgen
  • Interaktive Fragerunden und Networking über Chat- und Videoräume
  • Unbegrenzter Zugriff auf alle Aufzeichnungen und Materialien
  • Bequeme Online-Teilnahme von Ihrem eigenen Schreibtisch aus
  • Teilnahmebescheinigung inklusive

Karten und Anmeldung

Early-Bird-Preis: € 199
Regulärer Preis: € 229
Elektor-Mitglieder-Preis (Gold, Green): € 149